黃浦網絡水晶頭價格
發(fā)布時間:2022-11-02 01:40:08
黃浦網絡水晶頭價格
不少家庭將新房裝修好之后,都會在家中安裝網線,但是許多業(yè)主因為對網線的安裝方法不是很了解,導致在網線連接過程中會遇到不少的問題,那么網絡線接頭怎么接呢?網線斷了如何接起來呢?下面就跟著小編一起來看看吧!一、網絡線接頭怎么接連接網絡線接頭時,需將網絡線兩端的外皮去除兩到三厘米,并根據 568B或者568A的方式對網絡線的顏色進行排序及并攏,然后使用壓線鉗將網絡線剪齊,接著把網絡線固定在水晶接頭內,用網線鉗壓緊后插入測試儀內進行檢測,確定沒有問題后方可使用二、網線斷了如何接起來1、因為網線分為好幾種顏色,遇到網線斷了的情況時,可以剝開網線的外殼,然后將顏色相同的線連接起來,接好每根線之后纏上絕緣膠布即可,但這種連接方式只適合在網線中間部分斷開的情況下使用。2、水晶接頭內的網線出現斷了的情況時,也需將網線外殼剝開,然后放進網線鉗中旋轉一下,再根據 568B或者568A的方式對網線進行排序,將網線剪齊后,再把網線固定在水晶頭內,并使用網線鉗壓緊就可以了。3、網線斷了的情況時,可以將長度不足的網線一段做成水晶頭,然后與連接器相連接,另一端通過水晶頭與另一條網線相接,這種連接方式不僅成本比較低,而且連接方式也非常簡單??偨Y:網絡線接頭怎么接的相關內容就為大家介紹到這里了,希望能夠幫助到有需要的朋友們。將網絡線接頭接好之后需進行測試,確定沒有問題后方可使用,以免使用過程中出現問題。如果您想了解更多裝修知識,可以關注齊家網相關資訊。

黃浦網絡水晶頭價格
摘要:介紹了一種基于AX88796B的網絡接口設計。詳細介紹了該網絡芯片的硬件結構和功能特性。創(chuàng)新完成了AX88796B與DSP處理器TMS320C 6722連接的硬件設計和軟件驅動設計。涉及的關鍵技術主要有AX88796B的本地總線連接、物理層網絡驅動的設計、網絡報文的發(fā)送、網絡報文的接收,以及協議層軟件的開發(fā)。系統(tǒng)完成后與其他網絡設備連接,經測試,網絡通信穩(wěn)定可靠,在100 Mb/s的速度,負荷超過90%的情況下,沒有丟包和錯包出現,可以滿足大數據量、高速通信的要求。1前言美國TI公司的TMS320C6722是一款主要面向嵌入式應用的高性能32位DSP,它數據運算處理能力可達2 000 MIPS和1 500 FLOPS,具有豐富的片上資源,目前已經被廣泛應用在各種數字應用中。AX88796B是由臺灣ASIX公司推出的一款與NE2000兼容的快速以太網控制器,其內部集成10/100M自適應的介質訪問層MAC和物理層收發(fā)器PHY以及8K×16b的SRAM,SK支持8位、16位的通用CPU總線類型,執(zhí)行基于IEEE802.3/IE-EE80.3u局域網標準的以太網控制功能,并且提供發(fā)送隊列功能來增強標準NE2000的發(fā)送性能。該控制器采用64LQFP封裝,僅占用9 mm×9mm的印制板面積,分析其性能可以滿足系統(tǒng)需要。2 系統(tǒng)硬件設計(1)AX88796B的硬件結構。AX88796B芯片內部集成了8/16位CPU接口、串行E2PROM接口、8 K×16 b的SRAM、包緩存管理、MAC、PHY、以及電源和時鐘等部件。DSP通過讀寫NE2000寄存器來控制AX88796B的工作狀態(tài),通過DMA方式與AX88796B的內部緩存SRAM進行數據交換。芯片自動在SRAM與MAC核之間進行數據發(fā)送接收,再經由內部的PHY層發(fā)送至RJ45接口。串行 E2PROM接口可以用來連接串行EEPROM,用于存儲MAC地址,供AX88796B每次初始化時讀取。AX88796B芯片的內部結構如圖1所示。(2)系統(tǒng)硬件連接。主控制單元TMS320C6722B與網絡芯片AX88796B的連接方式如圖2所示。TMS320C6722B內部為32 b的總線結構,對外擴展EMIF為16 b的寬度,采用異步總線方式可以直接與網絡芯片無縫連接。片選的連接,用EM_CS2連接到網絡的CS,使AX88796B工作在186_l-ike模式,在配置引腳EECK接上拉電阻。本設計沒有連接EEPROM,所有對AX88796B的配置均由TMS320C6722B在初始化時寫入。3 系統(tǒng)的軟件設計AX88796B的網絡驅動程序是TMS320C6722和AX88796B硬件的接口,因此編寫網絡驅動程序模塊應滿足的主要功能有:AX88796B的初始化、報文的接收、報文的發(fā)送;(1)初始化。在AX88796B的初始化過程中除了完成對相關寄存器的定義與賦值外,還要完成對接收緩沖環(huán)的構造。對TMS320C6722B,要完成對應EMIF的設置和中斷的初始化。與網卡有關的初始化如下:(2)報文的接收。判斷AX88796B是否接收到新的數據包有2種方式:輪循和中斷。單片機用輪循方式較多。由于TMS320C6722在此還要進行其他處理,為了提高DSP性能和實時性要求,這里采用中斷方式。當網卡接收到新數據包時進入中斷,首先判斷cpr是否等于bnry,若相等,則表示接收緩沖區(qū)已被存滿,則停止接收數據包,而不會覆蓋舊的數據;若不等,則將接收緩沖區(qū)中待讀取的數據包的起始地址寫入rsar[0,1]寄存器,數據包的開始4字節(jié)寫入rbcr[O,1]寄存器,并啟動遠端DMA讀命令,通過讀取4個信息字節(jié)得到待讀取數據包的長度、接收狀態(tài)和下一個將被讀的頁的指針信息。然后通過遠端DMA讀命令,將數據包從網卡sram中讀入TMS320C6722內存中,并更新讀頁指針寄存器bnr-y,DSP每從網卡內存中讀走一頁數據,bnry便加一,這需要通過程序實現。網卡通過cpr將接收到的數據包寫入接收緩沖區(qū),每寫完一頁,cpr將自動加一,當加到最后的空頁(這里是 pstop=0x80)時,cpr將自動恢復為接收緩沖區(qū)的首頁(pstart=Ox4c)。網卡接收關鍵性代碼如下:(3)報文的發(fā)送。報文的發(fā)送過程就是調用寫網卡函數,將報文發(fā)送到網卡的內存中去。然后將AX88796B的控制寄存器(CR)的發(fā)送位 TXP(transmit packet)位置1,即將報文發(fā)送。dsp通過遠端dma通道將網卡發(fā)送緩沖區(qū)的起始地址和要發(fā)送的字節(jié)數分別寫入rsar[O,1]和 rbcr[0,1],然后啟動遠端dma寫命令即可將數據包寫入網卡內存,此后將字節(jié)數寫入tber[O,1]寄存器,啟動發(fā)送命令就可將數據包發(fā)送到網絡上。網卡發(fā)送的關鍵代碼如下:4 結語:在如上所述的底層硬件和軟件設計基礎上,完成了UDP和TCP/IP協議棧的軟件,系統(tǒng)主要使用這2個協議進行網絡數據傳輸。長期的系統(tǒng)在線驗證證明,在TMS320C6722上擴展的網絡接口AX88796B,傳輸可靠,性能穩(wěn)定,在100 Mb/s的速度,負荷超過90%的情況下,沒有丟包和錯包出現。可見,對這種只有異步總線,又需要網絡大數據量傳輸的應用,該設計是可行的。

黃浦網絡水晶頭價格
摘要 基于VxWorks操作系統(tǒng),以S3C4480為核心CPU,用RTL8019作網絡控制器,設計并實現了嵌入式網絡接口。本方案在兼顧成本的同時,更加注重較高的可靠性和較強的實用性,因此具有一定的推廣價值。VxWorks操作系統(tǒng)以其高度的可靠性、優(yōu)秀的實時性、靈活的可裁減性等優(yōu)勢在嵌入式系統(tǒng)中備受關注,廣泛應用于許多行業(yè);而隨著網絡技術的發(fā)展,嵌入式技術與網絡技術的結合已成必然。VxWorks是最早在其內核中加入TCP/IP協議的嵌入式實時操作系統(tǒng)。如何設計基于VxWorks的網絡接口,是擺在嵌入式開發(fā)人員面前的首要課題。本設計以三星公司的ARM7(S3C44B0)為核心CPU,開發(fā)了VxWorks下的網絡接口,包括硬件設計和軟件實現兩個部分。1 硬件設計核心CPU采用三星公司的S3C4480。S3C4480采用ARM7TDMI內核,它通過提供全面的、通用的片上外設,大大減少了系統(tǒng)電路除處理器以外的元器件配置,降低了系統(tǒng)成本。網絡接口芯片采用Realtek公司生產的RTL8019AS。它是一款高度集成的以太網控制器,不僅集成了MAC(介質訪問控制)子層和物理層的性能,而且與NE200O兼容,具有軟件可移植性強以及價格低廉等優(yōu)點。S3C4480與RTL8019AS的硬件接口原理如圖l所示。從圖1中可以看出,RTL8019AS的使能端連到S3C44B0的nGCS3,因此它的地址映射在系統(tǒng)的Bank3上,基地址為Ox06000000。RTL8019AS支持8位/16位數據總線,在本電路中采用16位方式。RTL8019AS共有32個輸入/輸出地址,對應地址偏移量為Ox00~Oxlf。現分別說明如下:①Ox00~OxOf的16個地址,為寄存器地址。②0xlO~0x17的8個地址,為數據讀寫端口地址。它們都是一樣的,每個都可以用來做數據讀寫端口,只要用其中一個就可以了。③Oxl8~0xlf的8個地址,為復位端口。它們的功能都是一樣的。但需要注意,實際上只有0x18、0xla、Oxk、Oxle這幾個復位端口是有效的,其他不要使用;因為有些兼容卡不支持0x19、0xlb、0xld等奇數地址的復位。在軟件設計時,尤其要注意以下兩點:①RTL8019As的地址線從SAO~SA4依次連到S3Cd480的ADDRl~ADDR5上,因此,RTL8019的寄存器地址要左移1位。②RTL8019AS使用EXINTl中斷,且上升沿觸發(fā)。

黃浦網絡水晶頭價格
我知道有兩種水晶頭制造規(guī)范??墒俏疫@兒有個問題:假如僅僅我家里用,一根八芯網線,是不是有必要依照色彩次序來接水晶頭?假定我不依照規(guī)范來做,只需網線兩頭水晶頭色彩次序相同,咱們都知道網線水晶頭的做法有568A和568B兩種規(guī)范,即:568A規(guī)范:綠白,綠,橙白,藍,藍白,橙,棕白,棕568B規(guī)范:橙白,橙,綠白,藍,藍白,綠,棕白,棕相信不少人都有這樣的疑問,為什么做網線水晶頭有必要依照色彩次序呢,已然網線中的八根線都是銅導線,只需網線兩頭的水晶頭都依照同一種人為規(guī)范就能夠導通,就能夠正常傳輸數據,為什么假如不依照規(guī)則的一致規(guī)范,就會出現無法上網的狀況。一般網線真實起到上網效果的線序只要1.2.3.6,就算其他四根線沒接通相同都是能夠正常上網的。因為雙絞線能夠起到抵消攪擾的效果,因而有必要挑選兩組雙絞線,為了一致規(guī)范,即挑選了橙白,橙和綠白,綠兩組雙絞線用作最高傳輸速率為10Mbps的數據傳輸,其他色彩線作為備用語音傳輸等效果,正是因為這個原因,網線生產商在生產網線時候,會將橙白,橙,綠白,綠四種色彩線的性能做得比其他色彩線要好許多,具有更高的衰減與串擾的比值(ACR)和信噪比(Structural Return Loss)、更小的時延差錯。一致網線水晶頭規(guī)范還可便于操作員在網絡工程中實施接線操作。所以這就是網線水晶頭接法有必要依照色彩次序的必要性。更多水晶頭相關搜索:水晶頭,ri45水晶頭,網線水晶頭,8p8c水晶頭,超5類水晶頭,六類水晶頭,超五類非屏蔽水晶頭,電腦水晶頭,超五類鍍金水晶頭,純銅水晶頭,五類純銅素材水晶頭,超五類屏蔽水晶頭,超五類3U水晶頭,CAT5E水晶頭,RJ45UTP水晶頭,六類水晶頭保護套,水晶頭膠套,電話線,2芯電話線,4芯電話線,6芯電話線,六類網線,六類屏蔽網線,電話聽筒線,曲線電話線,語音跳線,6P4C電話直線,方貝水晶頭,透明爪子護套,彩色水晶頭,萬兆水晶頭,千兆水晶頭

黃浦網絡水晶頭價格
引言隨著Internet 的出現和以太網的迅速發(fā)展, 基于以太網的設備控制越來越多。目前市場上大部分以太網控制器采用的封裝均超過80 引腳, 如RTL8019AS、DM9008、CS8900A 等。這些器件不僅結構復雜, 面積龐大, 且系統(tǒng)開銷較大。近來, Microchip推出全球首枚28 引腳獨立以太網控制器ENC28J60, 可為嵌入式系統(tǒng)提供低引腳數、低成本、精簡的遠程通訊解決方案。設計了以ENC28J60 為核心的以太網接口實現方案, 描述了該系統(tǒng)硬件架構的設計方法。在簡要介紹了以太網控制器ENC28J60 的結構、功能、外圍電路的基礎上, 對ENC28J60Atmega16 的SPI 通訊進行了闡述。此方案不僅成本低, 而且可以實現500Kbps 以上的傳輸速率, 滿足了嵌入式系統(tǒng)的Internet 控制要求。2 ENC28J60 網絡接口體系結構ENC28J60 是帶有行業(yè)標準串行外設接口(Serial PeripheralInterface, SPI)的獨立以太網控制器。它符合IEEE 802.3 的全部規(guī)范, 采用了一系列包過濾機制以對傳入數據包進行限制。它還提供了一個內部DMA 模塊, 以實現快速數據吞吐和硬件支持的IP 校驗和計算。與主控制器的通信通過兩個中斷引腳(INT和WOL)和SPI 腳(SO、SI、SCK、CS)實現, 數據傳輸速率高達10Mb/s.兩個專用的引腳(LEDA、LEDB)用于連接LED, 進行網絡活動狀態(tài)指示。圖1 所示為ENC28J60 的典型應用電路。ENC28J60 由7 個主要功能模塊組成:SPI 接口, 充當主控制器和ENC28J60 之間通信通道; 控制寄存器, 用于控制和監(jiān)視ENC28J60; 雙端口RAM緩沖器, 用于接收和發(fā)送數據包; 判優(yōu)器, 當DMA、發(fā)送和接收模塊發(fā)出請求時對RAM緩沖器的訪問進行控制; 總線接口, 對通過SPI 接收的數據和命令進行解析;MAC 模塊:實現符合IEEE 802.3 標準的MAC 邏輯; PHY 模塊, 對雙絞線上的模擬數據進行編碼和譯碼。ENC28J60 還包括其他支持模塊, 諸如振蕩器、片內穩(wěn)壓器、電平變換器(提供可以接受5V 電壓的I/O 引腳)和系統(tǒng)控制邏輯。根據以上說明, ENC28J60 應用于嵌入式網絡接口是非常合適的, 有廣闊的應用發(fā)展前景。3 ENC28J60 在嵌入式網絡接口的應用3.1 硬件電路設計利用ENC28J60 可以構成不同功能的網絡終端節(jié)點, 如網絡服務器、帶Internet 功能的設備、遠程監(jiān)控(數據采集, 診斷)設備等。圖2 所示為基于ENC28J60 的嵌入式網絡接口的硬件電路原理圖。電路中有:2 個LED 狀態(tài)指示燈主要用來顯示網絡連接狀態(tài), 包括PHY 是否沖突、連接是否建立、是否接收數據、連接速度、雙工模式等; 必需的偏置電阻R3(2kΩ, 精度為1%);高速局域網電磁隔離模塊(即RJ45 以太網接口), 應用中,ENC28J60 的物理端口與隔離變壓器HR901170A 連接時必須符合IEEE802.3 對物理層規(guī)范的要求, 如RJ45 的插孔與隔離變壓器的間隔應盡量小, 輸出和輸入差分信號對的走線要有很好的隔離。電路中的主控制器采用Atmel 公司的ATmega16 單片機,它具有先進的RISC(精簡指令集計算機)結構、16 kB 可編程Flash 存儲器、512 B 的EEPROM和1 kB 片內SRAM, 具有豐富的外設接口, 其SPI 接口允許ATmega16 與外設進行高速的同步數據傳輸。本設計中ATmega16 SPI 配置為主機模式,ENC28J60 為從設備。ATmega16 的SPI 工作模式由CPOL、CPHA 設置, 根據ENC28J60 的SPI 讀寫時序, ATmega16 的SPI工作模式應設置為模式0.ATmega16 通過將ENC28J60 的CS引腳置低實現與其的同步。SPI 時鐘由寫入到SPI 發(fā)送緩沖寄存器的數據啟動, SPI MOSI(PB5)引腳上的數據發(fā)送秩序由寄存器SPCR 的DORD 位控制, 置位時數據的LSB(最低位)首先發(fā)送, 否則數據的MSB(最高位)首先發(fā)送。我們選擇先發(fā)送MSB,同時接收到的數據傳送到接收緩沖寄存器, CPU 進行右對齊從接收緩沖器中讀取接收到的數據。應該注意, 當需要從ENC28J60 中讀取多個數據時, 即使ENC28J60 并不需要ATmega16 串行輸出的數據, 每讀取一個數據前都要向SPI 發(fā)送緩沖器寫一個數據以啟動SPI 接口時鐘。由于SPI 系統(tǒng)的發(fā)送方向只有1 個緩沖器, 而在接收方向有2 個緩沖器, 所以在發(fā)送時一定要等到移位過程全部結束后, 才能對SPI 數據寄存器執(zhí)行寫操作; 而在接收數據時, 需要在下一個字節(jié)移位過程結束之前通過訪問SPI 數據寄存器讀取當前接收到的數據, 否則第1 個數據丟失。3.2 ENC28J60 軟件初始化在使用ENC28J60 發(fā)送和接收數據包前, 必須對器件進行初始化設置。根據不同的應用, 一些配置選項可能需要更改。初始化設置工作包括接收和發(fā)送緩沖器、接收過濾器、晶振啟動時間、MAC 寄存器、PHY 寄存器。初始化芯片之前先關閉單片機的中斷輸入, 對RESET 引腳給定一個持續(xù)的低電平復位信號, 然后對相應的寄存器進行設置。設置完成所有需要的寄存器后, 判斷以太網狀態(tài)中的時鐘啟動標志位是否置位, 然后開中斷。系統(tǒng)初始化后進入主程序循環(huán), 包括單片機的控制作用和網絡數據傳輸。對于以太網傳輸部分來說。主要有兩個作用:一是對要發(fā)送的數據按照以太網數據幀格式進行封裝并發(fā)送; 二是對接收的以太網數據幀進行解包, 供應用程序使用。3.3 ENC28J60 發(fā)送數據包在進行數據包發(fā)送或接收時, 要先對寫緩沖存儲器(WriteBuffer Memory, WBM)命令掌握。WBM允許主控制器將字節(jié)寫入8KB 發(fā)送和接收緩沖存儲器。如果ECON2 寄存器中的AUTOINC 位置1, 那么在寫完每個字節(jié)的最后一位之后,EWRPT 指針將會自動地遞增指向下一個地址(當前地址加1)。如果寫入地址1FFF 且AUTOINC 置1, 則寫指針加1 指向0000h.將CS 引腳拉為低電平啟動WBM命令。然后將WBM操作碼及隨后的5 位常量1Ah 送入ENC28J60.在發(fā)送WBM命令和常量之后, 由EWRPT 指向的存儲器中的數據將移入ENC28J60, 首先移入最高位。在接收到8 個數據位后, 如果AUTOINC 置1, 寫指針將自動遞增。主控制器可以繼續(xù)在SCK引腳提供時種信號、在SI 引腳發(fā)送數據同時保持/CS 為低電平, 從而可以連續(xù)寫入存儲器。當AUTOINC 被使能時, 以該方式就可以連續(xù)地向緩沖存儲器寫入字節(jié)而無需多余的SPI命令。拉高CS 引腳電平可結束WBM命令。在WBM操作期間,SO 引腳一直為高阻態(tài), WBM操作時序, 請參見圖3.ENC28J60 內的MAC 在發(fā)送時會自動生成前導符和幀起始定界符。此外, MAC 可根據配置生成填充(如果需要)和CRC字段。主控制器必須生成所有其他幀字段, 并將它們寫入緩沖存儲器, 以待發(fā)送。此外, ENC28J60 還要求在待發(fā)送的數據包前添加一個包控制字節(jié)。主控制器應:1.正確編程ETXST 指針,使之指向存儲器中未用的單元。它將指向包控制字節(jié), 在本設計方案中, 指針應編程為0120h; 2.使用WBM SPI 命令寫入包控制字節(jié)、目標地址、源MAC 地址、類型/ 長度和數據有效負載; 3.正確編程ETXND 指針。它應指向數據有效負載的最后一個字節(jié), 在本設計方案中, 指針應編程為0156h; 4.將EIR.TXIF位清零、將EIE.TXIE 位和EIE.INTIE 位置1 允許在發(fā)送完成后產生中斷(如果需要); 5.將ECON1.TXRTS 位置1 開始發(fā)送。如果在TXRTS 位置1 時正在進行DMA 操作, ENC28J60 會等待DMA 操作完成再發(fā)送。這種等待是必需的, 因為DMA 和發(fā)送引擎共享同一個存儲器訪問端口。同樣如果在TXRTS 已置1后, ECON1 中DMAST 位才置1, DMA 在TXRTS 位清零前不會采取任何動作。如果正在進行發(fā)送, 不應通過SPI 讀取或寫入任何待發(fā)送的字節(jié)。主控制器將TXRTS 位清零可取消發(fā)送。如果數據包發(fā)送完成或因錯誤取消而中止發(fā)送, ECON1.TXRTS位會被清零, 一個7 字節(jié)的發(fā)送狀態(tài)向量將被寫入由ETXND +1 指向的單元, EIR.TXIF 會被置1 并產生中斷(如果允許)。要驗證數據包是否成功發(fā)送, 應讀取ESTAT.TXABRT 位。如果該位置1, 主控制器在查詢發(fā)送狀態(tài)向量的各個字段外, 還應查詢ESTAT.LATECOL 位, 以確定失敗的原因。下面給出寫數據包的源代碼:3.3 ENC28J60 接收數據包假設接收緩沖器已完成初始化, MAC 已正確配置而且接收過濾器已配置為接收以太網數據包, 主控制器應該:1.如果需要在接收到數據包時產生一個中斷, 就要將EIE.PKTIE 位和EIE.INTIE位置1; 2. 如果需要在由于緩沖空間不足導致數據包丟失時產生一個中斷, 就要將EIR.RXERIF 位清零, 并將EIE.RXERIE位和EIE.INTIE 位置1; 3. 通過將ECON1.RXEN 位置1使能接收。在將RXEN 置1 后, 將不能修改雙工模式和接收緩沖器起始和結束指針。此外, 要阻止不期望接收的數據包, 在更改接收過濾器配置寄存器(ERXFCON) 和MAC 地址前建議將RXEN 清零。在使能接收后, 沒有過濾掉的數據包將寫入循環(huán)接收緩沖器。任何不符合過濾條件的數據包將被丟棄, 但主控制器無法識別一個數據包已被丟棄。當接收到一個數據包并將其完整寫入緩沖器時, EPKTCNT 寄存器將遞增, EIR.PKTIF 位將置1, 并產生一個中斷(如果允許), 同時硬件寫指針ERXWRPT 自動遞增。