文章發(fā)布
網(wǎng)站首頁 > 文章發(fā)布 > 蘭溪網(wǎng)絡(luò)接口價格

蘭溪網(wǎng)絡(luò)接口價格

發(fā)布時間:2022-07-11 01:41:53
蘭溪網(wǎng)絡(luò)接口價格

蘭溪網(wǎng)絡(luò)接口價格

RJ45帶變壓器和很多種連接器是不一樣的,RJ45帶變壓器適用于臺式電腦,筆記本電腦,路由器,交換機,網(wǎng)絡(luò)電視,機頂盒,電視盒子,打印機,集線器等大/中/小型辦公裝修,家庭裝修等高速局域網(wǎng)大型數(shù)據(jù)庫機房等場所。從理論上來說,是能夠不需要接變壓器,直接接到RJ45上,也是能正常工作的??墒悄?,傳輸間隔就很受限制,并且當(dāng)接到不一樣電平網(wǎng)口時,也會有影響。并且外部對芯片的攪擾也很大。當(dāng)接了網(wǎng)絡(luò)變壓器后,它首要用于信號電平耦合。產(chǎn)品特性:采用品質(zhì)阻燃聚碳酸脂材料阻燃性能達到UL94-0級別。材質(zhì)是采用品質(zhì)阻燃聚碳酸脂材料質(zhì)量好,放心使用。RJ45帶變壓器的查看,必須在焚燒開關(guān)封閉的狀態(tài)下進行,不然會因電流自感或短路而燒壞有關(guān)電器元件。在拆下導(dǎo)線銜接器時,要仔細觀察銜接器的銜接方法;首要要在松開鎖緊繃簧或按下鎖扣的情況下才能將銜接器拆開,切忌不行強拉硬拽。裝復(fù)時,應(yīng)按相反的方法將銜接器插究竟并鎖止。

蘭溪網(wǎng)絡(luò)接口價格

蘭溪網(wǎng)絡(luò)接口價格

摘要:設(shè)計了以ENC28J60 為核心的以太網(wǎng)接口實現(xiàn)方案,描述了該系統(tǒng)硬件架構(gòu)的設(shè)計方法。在簡要介紹了以太網(wǎng)控制器ENC28J60 的結(jié)構(gòu)、功能、外圍電路的基礎(chǔ)上, 對ENC28J60 與Atmega16 的SPI 通訊進行了闡述。此方案不僅成本低, 而且可以實現(xiàn)500Kbps 以上的傳輸速率,滿足了嵌入式系統(tǒng)的Internet 控制要求。1 引言隨著Internet 的出現(xiàn)和以太網(wǎng)的迅速發(fā)展, 基于以太網(wǎng)的設(shè)備控制越來越多。目前市場上大部分以太網(wǎng)控制器采用的封裝均超過80 引腳, 如RTL8019AS、DM9008、CS8900A 等。這些器件不僅結(jié)構(gòu)復(fù)雜, 面積龐大, 且系統(tǒng)開銷較大。近來, Microchip推出全球首枚28 引腳獨立以太網(wǎng)控制器ENC28J60, 可為嵌入式系統(tǒng)提供低引腳數(shù)、低成本、精簡的遠程通訊解決方案。2 ENC28J60 網(wǎng)絡(luò)接口體系結(jié)構(gòu)ENC28J60 是帶有行業(yè)標準串行外設(shè)接口(Serial PeripheralInterface, SPI)的獨立以太網(wǎng)控制器。它符合IEEE 802.3 的全部規(guī)范, 采用了一系列包過濾機制以對傳入數(shù)據(jù)包進行限制。它還提供了一個內(nèi)部DMA 模塊, 以實現(xiàn)快速數(shù)據(jù)吞吐和硬件支持的IP 校驗和計算。與主控制器的通信通過兩個中斷引腳(INT和WOL)和SPI 腳(SO、SI、SCK、CS)實現(xiàn), 數(shù)據(jù)傳輸速率高達10Mb/s.兩個專用的引腳(LEDA、LEDB)用于連接LED, 進行網(wǎng)絡(luò)活動狀態(tài)指示。圖1 所示為ENC28J60 的典型應(yīng)用電路。ENC28J60 由7 個主要功能模塊組成:SPI 接口, 充當(dāng)主控制器和ENC28J60 之間通信通道; 控制寄存器, 用于控制和監(jiān)視ENC28J60; 雙端口RAM緩沖器, 用于接收和發(fā)送數(shù)據(jù)包; 判優(yōu)器,當(dāng)DMA、發(fā)送和接收模塊發(fā)出請求時對RAM緩沖器的訪問進行控制; 總線接口, 對通過SPI 接收的數(shù)據(jù)和命令進行解析;MAC 模塊:實現(xiàn)符合IEEE 802.3 標準的MAC 邏輯; PHY 模塊, 對雙絞線上的模擬數(shù)據(jù)進行編碼和譯碼。ENC28J60 還包括其他支持模塊, 諸如振蕩器、片內(nèi)穩(wěn)壓器、電平變換器(提供可以接受5V 電壓的I/O 引腳)和系統(tǒng)控制邏輯。根據(jù)以上說明, ENC28J60 應(yīng)用于嵌入式網(wǎng)絡(luò)接口是非常合適的, 有廣闊的應(yīng)用發(fā)展前景。3 ENC28J60 在嵌入式網(wǎng)絡(luò)接口的應(yīng)用3.1 硬件電路設(shè)計利用ENC28J60 可以構(gòu)成不同功能的網(wǎng)絡(luò)終端節(jié)點, 如網(wǎng)絡(luò)服務(wù)器、帶Internet 功能的設(shè)備、遠程監(jiān)控(數(shù)據(jù)采集, 診斷)設(shè)備等。圖2 所示為基于ENC28J60 的嵌入式網(wǎng)絡(luò)接口的硬件電路原理圖。電路中有:2 個LED 狀態(tài)指示燈主要用來顯示網(wǎng)絡(luò)連接狀態(tài), 包括PHY 是否沖突、連接是否建立、是否接收數(shù)據(jù)、連接速度、雙工模式等; 必需的偏置電阻R3(2kΩ, 精度為1%);高速局域網(wǎng)電磁隔離模塊(即RJ45 以太網(wǎng)接口), 應(yīng)用中,ENC28J60 的物理端口與隔離變壓器HR901170A 連接時必須符合IEEE802.3 對物理層規(guī)范的要求, 如RJ45 的插孔與隔離變壓器的間隔應(yīng)盡量小, 輸出和輸入差分信號對的走線要有很好的隔離。電路中的主控制器采用Atmel 公司的ATmega16 單片機,它具有先進的RISC(精簡指令集計算機)結(jié)構(gòu)、16 kB 可編程Flash 存儲器、512 B 的EEPROM和1 kB 片內(nèi)SRAM, 具有豐富的外設(shè)接口, 其SPI 接口允許ATmega16 與外設(shè)進行高速的同步數(shù)據(jù)傳輸。本設(shè)計中ATmega16 SPI 配置為主機模式,ENC28J60 為從設(shè)備。ATmega16 的SPI 工作模式由CPOL、CPHA 設(shè)置, 根據(jù)ENC28J60 的SPI 讀寫時序, ATmega16 的SPI工作模式應(yīng)設(shè)置為模式0.ATmega16 通過將ENC28J60 的CS引腳置低實現(xiàn)與其的同步。SPI 時鐘由寫入到SPI 發(fā)送緩沖寄存器的數(shù)據(jù)啟動, SPI MOSI(PB5)引腳上的數(shù)據(jù)發(fā)送秩序由寄存器SPCR 的DORD 位控制, 置位時數(shù)據(jù)的LSB(最低位)首先發(fā)送, 否則數(shù)據(jù)的MSB(最高位)首先發(fā)送。我們選擇先發(fā)送MSB,同時接收到的數(shù)據(jù)傳送到接收緩沖寄存器, CPU 進行右對齊從接收緩沖器中讀取接收到的數(shù)據(jù)。應(yīng)該注意, 當(dāng)需要從ENC28J60 中讀取多個數(shù)據(jù)時, 即使ENC28J60 并不需要ATmega16 串行輸出的數(shù)據(jù), 每讀取一個數(shù)據(jù)前都要向SPI 發(fā)送緩沖器寫一個數(shù)據(jù)以啟動SPI 接口時鐘。由于SPI 系統(tǒng)的發(fā)送方向只有1 個緩沖器, 而在接收方向有2 個緩沖器, 所以在發(fā)送時一定要等到移位過程全部結(jié)束后, 才能對SPI 數(shù)據(jù)寄存器執(zhí)行寫操作; 而在接收數(shù)據(jù)時, 需要在下一個字節(jié)移位過程結(jié)束之前通過訪問SPI 數(shù)據(jù)寄存器讀取當(dāng)前接收到的數(shù)據(jù), 否則第1 個數(shù)據(jù)丟失。

蘭溪網(wǎng)絡(luò)接口價格

蘭溪網(wǎng)絡(luò)接口價格

摘要 基于VxWorks操作系統(tǒng),以S3C4480為核心CPU,用RTL8019作網(wǎng)絡(luò)控制器,設(shè)計并實現(xiàn)了嵌入式網(wǎng)絡(luò)接口。本方案在兼顧成本的同時,更加注重較高的可靠性和較強的實用性,因此具有一定的推廣價值。VxWorks操作系統(tǒng)以其高度的可靠性、優(yōu)秀的實時性、靈活的可裁減性等優(yōu)勢在嵌入式系統(tǒng)中備受關(guān)注,廣泛應(yīng)用于許多行業(yè);而隨著網(wǎng)絡(luò)技術(shù)的發(fā)展,嵌入式技術(shù)與網(wǎng)絡(luò)技術(shù)的結(jié)合已成必然。VxWorks是最早在其內(nèi)核中加入TCP/IP協(xié)議的嵌入式實時操作系統(tǒng)。如何設(shè)計基于VxWorks的網(wǎng)絡(luò)接口,是擺在嵌入式開發(fā)人員面前的首要課題。本設(shè)計以三星公司的ARM7(S3C44B0)為核心CPU,開發(fā)了VxWorks下的網(wǎng)絡(luò)接口,包括硬件設(shè)計和軟件實現(xiàn)兩個部分。1 硬件設(shè)計核心CPU采用三星公司的S3C4480。S3C4480采用ARM7TDMI內(nèi)核,它通過提供全面的、通用的片上外設(shè),大大減少了系統(tǒng)電路除處理器以外的元器件配置,降低了系統(tǒng)成本。網(wǎng)絡(luò)接口芯片采用Realtek公司生產(chǎn)的RTL8019AS。它是一款高度集成的以太網(wǎng)控制器,不僅集成了MAC(介質(zhì)訪問控制)子層和物理層的性能,而且與NE200O兼容,具有軟件可移植性強以及價格低廉等優(yōu)點。S3C4480與RTL8019AS的硬件接口原理如圖l所示。從圖1中可以看出,RTL8019AS的使能端連到S3C44B0的nGCS3,因此它的地址映射在系統(tǒng)的Bank3上,基地址為Ox06000000。RTL8019AS支持8位/16位數(shù)據(jù)總線,在本電路中采用16位方式。RTL8019AS共有32個輸入/輸出地址,對應(yīng)地址偏移量為Ox00~Oxlf?,F(xiàn)分別說明如下:①Ox00~OxOf的16個地址,為寄存器地址。②0xlO~0x17的8個地址,為數(shù)據(jù)讀寫端口地址。它們都是一樣的,每個都可以用來做數(shù)據(jù)讀寫端口,只要用其中一個就可以了。③Oxl8~0xlf的8個地址,為復(fù)位端口。它們的功能都是一樣的。但需要注意,實際上只有0x18、0xla、Oxk、Oxle這幾個復(fù)位端口是有效的,其他不要使用;因為有些兼容卡不支持0x19、0xlb、0xld等奇數(shù)地址的復(fù)位。在軟件設(shè)計時,尤其要注意以下兩點:①RTL8019As的地址線從SAO~SA4依次連到S3Cd480的ADDRl~ADDR5上,因此,RTL8019的寄存器地址要左移1位。②RTL8019AS使用EXINTl中斷,且上升沿觸發(fā)。

蘭溪網(wǎng)絡(luò)接口價格

蘭溪網(wǎng)絡(luò)接口價格

摘要:為了得到比傳統(tǒng)片上網(wǎng)絡(luò)的網(wǎng)絡(luò)資源接口(NI)更高的數(shù)據(jù)傳輸效率和更加穩(wěn)定的數(shù)據(jù)傳輸效果,提出了一種新的高效網(wǎng)絡(luò)接口的設(shè)計方法,并采用Verilog HDL語言對相關(guān)模塊進行編程,實現(xiàn)了高效傳輸功能,同時又滿足核內(nèi)路由的設(shè)計要求。最終通過仿真軟件Xilinx ISE Design Suite 12.3和ModelSim SE 6.2b得到了滿足設(shè)計要求的仿真結(jié)果。隨著納米時代的到來,集成電路工藝不斷的發(fā)展,特別是VISI設(shè)計技術(shù)的進步,系統(tǒng)級芯片的設(shè)計迎來了巨大的挑戰(zhàn),而這個挑戰(zhàn)的的關(guān)鍵就是怎么樣實現(xiàn)更高的通信效率。這個問題的出現(xiàn)也預(yù)示著多核技術(shù)時代的到臨。為了應(yīng)對這個挑戰(zhàn),人們提出了片上網(wǎng)絡(luò)(Network On Chip,NoC)的概念。片上網(wǎng)絡(luò)(NoC)移植了網(wǎng)絡(luò)通信的方式,進而來解決多核時代的IP核互聯(lián)通信的問題。由于片上網(wǎng)絡(luò)(NoC)具有優(yōu)秀的可擴展性和相對較好的功耗效率,目前已經(jīng)被大多數(shù)人認為是解決當(dāng)前甚至未來芯片設(shè)計中關(guān)于通信問題的最重要的技術(shù)之一。1 NoC簡介為傳統(tǒng)2D-MESH結(jié)構(gòu)的NoC示意圖。圖中明顯可以看出片上網(wǎng)絡(luò)(NoC)主要由4部分組成:資源節(jié)點(IP核)、路由節(jié)點、網(wǎng)絡(luò)接口NI(Network Interface)和全局鏈路。其中網(wǎng)絡(luò)接口NI就是連接IP核與通信網(wǎng)絡(luò)的橋梁,同時網(wǎng)絡(luò)接口NI的設(shè)計也是片上網(wǎng)絡(luò)(NoC)設(shè)計技術(shù)中重要的一環(huán)。網(wǎng)絡(luò)接口NI使NoC實現(xiàn)了計算資源與通信網(wǎng)絡(luò)部分的分離,允許IP核和網(wǎng)絡(luò)通信結(jié)構(gòu)分別獨立進行設(shè)計,使計算資源相對網(wǎng)絡(luò)更加透明,從而實現(xiàn)不同資源間的互聯(lián),提高了設(shè)計的重用性。網(wǎng)絡(luò)接口NI主要面向地址信號,數(shù)據(jù)的打包、解包、編碼,同步等方面的問題。文獻提出的是一種既滿足擔(dān)保服務(wù)又滿足最大努力服務(wù)的網(wǎng)絡(luò)接口NI,但是此網(wǎng)絡(luò)接口NI主要應(yīng)用于AEthereal系統(tǒng)中。文獻介紹了一種以O(shè)CP從模塊存在的網(wǎng)絡(luò)接口,應(yīng)用于XpIPes系統(tǒng)。2 通用網(wǎng)絡(luò)接口NI的結(jié)構(gòu)及模塊功能網(wǎng)絡(luò)接口的作用主要基于網(wǎng)絡(luò)中關(guān)于信息包信息的傳輸,并且將其轉(zhuǎn)換成資源模塊可用的形式。它的主要功能包括3個方面:提取關(guān)于IP核與網(wǎng)絡(luò)之間的通信協(xié)議;支持任何IP核與網(wǎng)絡(luò)接口連接;對數(shù)據(jù)進行打包和解包。當(dāng)數(shù)據(jù)在NoC中傳輸時,網(wǎng)絡(luò)接口將主IP核中的數(shù)據(jù)進行打包,并進行校驗,然后將其傳輸?shù)铰酚晒?jié)點進入網(wǎng)絡(luò),最后由目的IP核的網(wǎng)絡(luò)接口進行解包,校驗進入到目的IP核中。圖2是通用網(wǎng)絡(luò)接口的結(jié)構(gòu)模塊圖,如圖2所示其主要由通用核接口、數(shù)據(jù)打包單元、數(shù)據(jù)解包單元、存儲單元和異步FIFO構(gòu)成。數(shù)據(jù)打包單元主要將來自IP核的信息進行打包,其首先將信息轉(zhuǎn)換成流控單元(flit),然后在網(wǎng)絡(luò)中進行傳輸,其主要由包頭編碼單元,數(shù)據(jù)處理單元和FIFO控制單元構(gòu)成。而解包單元主要是將數(shù)據(jù)包進行轉(zhuǎn)換,滿足目的IP核所需要的數(shù)據(jù)形式。數(shù)據(jù)打包單元和數(shù)據(jù)解包單元共享網(wǎng)絡(luò)接口中的存儲單元,這樣做主要是易于鏈接不同模塊。3 高效網(wǎng)絡(luò)接口的設(shè)計3.1 總體結(jié)構(gòu)的設(shè)計與分析本文主要是設(shè)計一種高效的網(wǎng)絡(luò)接口使其滿足數(shù)據(jù)的快速傳輸,同時能承受高的通信壓力,使其也可用于核內(nèi)路由的數(shù)據(jù)傳輸。核內(nèi)路由及將傳統(tǒng)的路由節(jié)點嵌入到IP核中,與IP核共享存儲單元,益于IP核與網(wǎng)絡(luò)通信部分數(shù)據(jù)傳輸加速,以便于加快整個NoC的網(wǎng)絡(luò)通信速率。據(jù)文獻可知,核內(nèi)路由也將是NoC發(fā)展的重要方向之一。如圖3所示,本文設(shè)計的網(wǎng)絡(luò)接口主要包含數(shù)據(jù)接收,數(shù)據(jù)發(fā)送,緩沖區(qū)模塊和寄存器控制組4部分。當(dāng)原始數(shù)據(jù)從IP核傳輸?shù)奖揪W(wǎng)絡(luò)接口,首先由數(shù)據(jù)接收模塊將原始數(shù)據(jù)打包,并將其分為多個片(flit)。通常數(shù)據(jù)包被分為:Head flit,Datel flit,Date2 flit,Tailflit等4部分,而本網(wǎng)絡(luò)接口將其壓縮為Head flit,Datel flit,Date2 and control flit三部分,主要是將Tailflit壓縮到傳統(tǒng)Data2 flit中,因為Tail flit中只含有一個完成控制信號,所以將其合并到最后一個數(shù)據(jù)片上,通過寄存器控制模塊控制發(fā)送,通過網(wǎng)絡(luò)到達目的網(wǎng)絡(luò)接口,由其將接受到的數(shù)據(jù)包進行解包,滿足目的IP核的需求,同時傳輸?shù)侥康腎P核。由于本網(wǎng)絡(luò)接口也可以嵌入到IP核中,因此可以提前將Head flit發(fā)送出去,使Head flit的發(fā)送與數(shù)據(jù)打包并行處理。這樣就加速了數(shù)據(jù)的傳輸速率。此模塊主要是完成接收路由節(jié)點發(fā)出來的數(shù)據(jù)包以及本地IP核發(fā)出的數(shù)據(jù)包。其結(jié)構(gòu)如圖4所示,由數(shù)據(jù)接收邏輯控制模塊和數(shù)據(jù)接收狀態(tài)機模塊。 此模塊主要工作流程為:接收控制邏輯模塊→產(chǎn)生緩存地址和有效信號→狀態(tài)機模塊→產(chǎn)生接收數(shù)據(jù)的狀態(tài)。簡單狀態(tài)圖如圖5所示。當(dāng)系統(tǒng)復(fù)位,整個狀態(tài)機處于空狀態(tài)(idle),當(dāng)同時接收到有效的數(shù)據(jù)信號和信道控制信號時,進入接收數(shù)據(jù)長狀態(tài)(r_length)。隨著clk上升沿的到達,順序進入接收數(shù)據(jù)目的地址的狀態(tài)(r_desti_addr),接收源地址狀態(tài)(r_source_addr),接收數(shù)據(jù)狀態(tài)(r_receive)。數(shù)據(jù)接收完成后,置數(shù)據(jù)傳輸完成信號無效后,狀態(tài)機恢復(fù)初始狀態(tài)(idle)。3.3 數(shù)據(jù)發(fā)送模塊的設(shè)計此模塊主要是將從路由節(jié)點得到的數(shù)據(jù)發(fā)送給IP核,或者是將從IP核得到的數(shù)據(jù)傳輸?shù)酵ㄐ啪W(wǎng)絡(luò)中去。設(shè)計思路同數(shù)據(jù)接收模塊相似。結(jié)構(gòu)圖如圖6所示分為2部分:數(shù)據(jù)發(fā)送控制邏輯模塊和數(shù)據(jù)發(fā)送狀態(tài)機模塊。其狀態(tài)機的轉(zhuǎn)移圖如圖7所示。簡述:idle→(有效數(shù)據(jù)發(fā)送信號)ask(信道請求信號)→(響應(yīng)信道請求)buf_en→(clk上沿)t_length→t_date→(數(shù)據(jù)信號完成響應(yīng))idle。3.4 寄存器控制組模塊的設(shè)計此模塊主要分為:狀態(tài)寄存器,邏輯控制寄存器,接收數(shù)據(jù)長寄存器,接收數(shù)據(jù)源地址寄存器。4個寄存器都為8位寄存器。滿足了各節(jié)點對網(wǎng)絡(luò)接口的控制。表1為狀態(tài)寄存器。當(dāng)前網(wǎng)絡(luò)接口的工作狀態(tài)有表中寄存器的低兩位所代表?!?”代表處于r_date,“1”代表處于s_date。4 系統(tǒng)仿真與驗證結(jié)果 本文設(shè)計的網(wǎng)絡(luò)接口主要是使用Xilinx ISE Design suite 12.3和ModelSim SE 6.2b仿真軟件進行仿真和驗證。圖8是網(wǎng)絡(luò)接口中數(shù)據(jù)接收模塊功能仿真圖,圖9是數(shù)據(jù)發(fā)送模塊功能仿真圖。實驗主要是通過主時鐘控制數(shù)據(jù)的發(fā)送,采用50 MHz的時鐘,每2個時鐘發(fā)送一個IP核數(shù)據(jù),發(fā)送完成的到flag標識。從結(jié)果可以看出此設(shè)計便于加快數(shù)據(jù)在網(wǎng)絡(luò)中的傳輸效率。實驗中源IP核輸出數(shù)據(jù)為32位,通過NI1把數(shù)據(jù)分為高16位和低16位輸出,到達目的NI2,通過NI2把數(shù)據(jù)合并為32位,最終輸入到目的IP核內(nèi)。結(jié)果顯示,數(shù)據(jù)傳輸過程數(shù)據(jù)保持了較強的穩(wěn)定性,同時發(fā)送與接收都準確的做出了應(yīng)答,達到了設(shè)計要求。5 結(jié)語本文設(shè)計的網(wǎng)絡(luò)接口主要是針對對數(shù)據(jù)傳輸速率要求較高,對傳輸效果穩(wěn)定性要求較高的NoC體系。通過實驗基本實現(xiàn)了設(shè)計要求,同時此網(wǎng)絡(luò)接口具有較強的實用性,對與今后核內(nèi)路由的研究具有重要的意義。

蘭溪網(wǎng)絡(luò)接口價格

蘭溪網(wǎng)絡(luò)接口價格

不知道你有沒有感覺過,明明電腦沒有問題,可偏偏打游戲的時候就卡的要命,用360整體查殺了一遍電腦,也沒有病毒,電腦買的時間不長,按道理性能應(yīng)該完全夠用。到底問題出在哪里了呢?其實,你應(yīng)該好好的檢查一下你的路由器!在開始的時候,我一定要給大家普及一個路由器使用誤區(qū),很多人會覺得路由器是工具型的產(chǎn)品,只要路由器不壞,能上網(wǎng),就沒有必要對它進行換新服務(wù)。其實這個思路是完全不對的。要理解為什么路由器要更換,首先還是要從WiFi的理論說起,1999年Wi-Fi Alliance正式成立,2002年才正式更名為Wi-Fi聯(lián)盟,在當(dāng)年大家使用model撥號貓上網(wǎng),相信大家每家電話費都非常感人。后來有了路由器和交換機,大家開始使用有線上網(wǎng)。再到后面才是真正的無線路由器開啟的網(wǎng)絡(luò)覆蓋模式。1999年的第一代WiFi 802.11b 到2019年的WiFi 6 802.11.ax,在過去的20年時間,WiFi速度提升了整整650倍!同時路由器也在各個不同時期擔(dān)任著不同的角色,如果到今天你的無線路由器還是極路由1 54Mbps網(wǎng)速的話,那難怪你的電腦卡的不行!你試想一下!交著最貴的寬帶費一個月好幾百塊錢,用著卻是最早期的路由器(自己還完全不知情),還天天叫囂著網(wǎng)絡(luò)卡頓,想一想你是不是做了冤大頭?看我口型:路由器真的要換!尤其是到現(xiàn)在還沒有使用WiFi 6的路由器!WiFi 5躍進到WiFi 6可不只是網(wǎng)速提升那么簡單,我拿我自己的親身經(jīng)歷跟大家分享。以前家里裝修的時候,并沒有為家中預(yù)留網(wǎng)關(guān),但隨著家中的互聯(lián)設(shè)備越來越多,家中冰箱、洗衣機、智能電燈、空調(diào)都具備聯(lián)網(wǎng)功能,這其中很大一部分的設(shè)備只能連接2.4GHz頻段。你可以很輕松的將2.4GHz頻段和5GHz頻段做拆分。

蘭溪網(wǎng)絡(luò)接口價格

蘭溪網(wǎng)絡(luò)接口價格

摘要:介紹了一種基于AX88796B的網(wǎng)絡(luò)接口設(shè)計。詳細介紹了該網(wǎng)絡(luò)芯片的硬件結(jié)構(gòu)和功能特性。創(chuàng)新完成了AX88796B與DSP處理器TMS320C 6722連接的硬件設(shè)計和軟件驅(qū)動設(shè)計。涉及的關(guān)鍵技術(shù)主要有AX88796B的本地總線連接、物理層網(wǎng)絡(luò)驅(qū)動的設(shè)計、網(wǎng)絡(luò)報文的發(fā)送、網(wǎng)絡(luò)報文的接收,以及協(xié)議層軟件的開發(fā)。系統(tǒng)完成后與其他網(wǎng)絡(luò)設(shè)備連接,經(jīng)測試,網(wǎng)絡(luò)通信穩(wěn)定可靠,在100 Mb/s的速度,負荷超過90%的情況下,沒有丟包和錯包出現(xiàn),可以滿足大數(shù)據(jù)量、高速通信的要求。1前言美國TI公司的TMS320C6722是一款主要面向嵌入式應(yīng)用的高性能32位DSP,它數(shù)據(jù)運算處理能力可達2 000 MIPS和1 500 FLOPS,具有豐富的片上資源,目前已經(jīng)被廣泛應(yīng)用在各種數(shù)字應(yīng)用中。AX88796B是由臺灣ASIX公司推出的一款與NE2000兼容的快速以太網(wǎng)控制器,其內(nèi)部集成10/100M自適應(yīng)的介質(zhì)訪問層MAC和物理層收發(fā)器PHY以及8K×16b的SRAM,SK支持8位、16位的通用CPU總線類型,執(zhí)行基于IEEE802.3/IE-EE80.3u局域網(wǎng)標準的以太網(wǎng)控制功能,并且提供發(fā)送隊列功能來增強標準NE2000的發(fā)送性能。該控制器采用64LQFP封裝,僅占用9 mm×9mm的印制板面積,分析其性能可以滿足系統(tǒng)需要。2 系統(tǒng)硬件設(shè)計(1)AX88796B的硬件結(jié)構(gòu)。AX88796B芯片內(nèi)部集成了8/16位CPU接口、串行E2PROM接口、8 K×16 b的SRAM、包緩存管理、MAC、PHY、以及電源和時鐘等部件。DSP通過讀寫NE2000寄存器來控制AX88796B的工作狀態(tài),通過DMA方式與AX88796B的內(nèi)部緩存SRAM進行數(shù)據(jù)交換。芯片自動在SRAM與MAC核之間進行數(shù)據(jù)發(fā)送接收,再經(jīng)由內(nèi)部的PHY層發(fā)送至RJ45接口。串行 E2PROM接口可以用來連接串行EEPROM,用于存儲MAC地址,供AX88796B每次初始化時讀取。AX88796B芯片的內(nèi)部結(jié)構(gòu)如圖1所示。(2)系統(tǒng)硬件連接。主控制單元TMS320C6722B與網(wǎng)絡(luò)芯片AX88796B的連接方式如圖2所示。TMS320C6722B內(nèi)部為32 b的總線結(jié)構(gòu),對外擴展EMIF為16 b的寬度,采用異步總線方式可以直接與網(wǎng)絡(luò)芯片無縫連接。片選的連接,用EM_CS2連接到網(wǎng)絡(luò)的CS,使AX88796B工作在186_l-ike模式,在配置引腳EECK接上拉電阻。本設(shè)計沒有連接EEPROM,所有對AX88796B的配置均由TMS320C6722B在初始化時寫入。3 系統(tǒng)的軟件設(shè)計AX88796B的網(wǎng)絡(luò)驅(qū)動程序是TMS320C6722和AX88796B硬件的接口,因此編寫網(wǎng)絡(luò)驅(qū)動程序模塊應(yīng)滿足的主要功能有:AX88796B的初始化、報文的接收、報文的發(fā)送;(1)初始化。在AX88796B的初始化過程中除了完成對相關(guān)寄存器的定義與賦值外,還要完成對接收緩沖環(huán)的構(gòu)造。對TMS320C6722B,要完成對應(yīng)EMIF的設(shè)置和中斷的初始化。與網(wǎng)卡有關(guān)的初始化如下:(2)報文的接收。判斷AX88796B是否接收到新的數(shù)據(jù)包有2種方式:輪循和中斷。單片機用輪循方式較多。由于TMS320C6722在此還要進行其他處理,為了提高DSP性能和實時性要求,這里采用中斷方式。當(dāng)網(wǎng)卡接收到新數(shù)據(jù)包時進入中斷,首先判斷cpr是否等于bnry,若相等,則表示接收緩沖區(qū)已被存滿,則停止接收數(shù)據(jù)包,而不會覆蓋舊的數(shù)據(jù);若不等,則將接收緩沖區(qū)中待讀取的數(shù)據(jù)包的起始地址寫入rsar[0,1]寄存器,數(shù)據(jù)包的開始4字節(jié)寫入rbcr[O,1]寄存器,并啟動遠端DMA讀命令,通過讀取4個信息字節(jié)得到待讀取數(shù)據(jù)包的長度、接收狀態(tài)和下一個將被讀的頁的指針信息。然后通過遠端DMA讀命令,將數(shù)據(jù)包從網(wǎng)卡sram中讀入TMS320C6722內(nèi)存中,并更新讀頁指針寄存器bnr-y,DSP每從網(wǎng)卡內(nèi)存中讀走一頁數(shù)據(jù),bnry便加一,這需要通過程序?qū)崿F(xiàn)。網(wǎng)卡通過cpr將接收到的數(shù)據(jù)包寫入接收緩沖區(qū),每寫完一頁,cpr將自動加一,當(dāng)加到最后的空頁(這里是 pstop=0x80)時,cpr將自動恢復(fù)為接收緩沖區(qū)的首頁(pstart=Ox4c)。網(wǎng)卡接收關(guān)鍵性代碼如下:(3)報文的發(fā)送。報文的發(fā)送過程就是調(diào)用寫網(wǎng)卡函數(shù),將報文發(fā)送到網(wǎng)卡的內(nèi)存中去。然后將AX88796B的控制寄存器(CR)的發(fā)送位 TXP(transmit packet)位置1,即將報文發(fā)送。dsp通過遠端dma通道將網(wǎng)卡發(fā)送緩沖區(qū)的起始地址和要發(fā)送的字節(jié)數(shù)分別寫入rsar[O,1]和 rbcr[0,1],然后啟動遠端dma寫命令即可將數(shù)據(jù)包寫入網(wǎng)卡內(nèi)存,此后將字節(jié)數(shù)寫入tber[O,1]寄存器,啟動發(fā)送命令就可將數(shù)據(jù)包發(fā)送到網(wǎng)絡(luò)上。網(wǎng)卡發(fā)送的關(guān)鍵代碼如下:4 結(jié)語:在如上所述的底層硬件和軟件設(shè)計基礎(chǔ)上,完成了UDP和TCP/IP協(xié)議棧的軟件,系統(tǒng)主要使用這2個協(xié)議進行網(wǎng)絡(luò)數(shù)據(jù)傳輸。長期的系統(tǒng)在線驗證證明,在TMS320C6722上擴展的網(wǎng)絡(luò)接口AX88796B,傳輸可靠,性能穩(wěn)定,在100 Mb/s的速度,負荷超過90%的情況下,沒有丟包和錯包出現(xiàn)??梢姡瑢@種只有異步總線,又需要網(wǎng)絡(luò)大數(shù)據(jù)量傳輸?shù)膽?yīng)用,該設(shè)計是可行的。

亚洲天堂无码_99黄片_欧美性夜黄A片爽爽免费视频_毛片免费观看视频